Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.provenanceSEDICI-
dc.contributorTinetti, Fernando Gustavo-
dc.creatorRivares, Carlos Omar-
dc.creatorEvangelista, Adrián Eduardo-
dc.date2000-
dc.date.accessioned2019-06-19T20:07:38Z-
dc.date.available2019-06-19T20:07:38Z-
dc.date.issued2000-
dc.identifierhttp://sedici.unlp.edu.ar/handle/10915/3867-
dc.identifierhttp://hdl.handle.net/10915/3867-
dc.identifier.urihttp://rodna.bn.gov.ar/jspui/handle/bnmm/325406-
dc.descriptionLos algoritmos más reconocidos para la multiplicación de matrices en forma paralela requieren cómputo intensivo y gran capacidad de almacenamiento. Una grilla de transputers provee un medio propicio para distribuir la carga de cómputo y obtener un rendimiento razonable. Además, como posee memoria distribuida, puede procesar una carga mayor de datos en forma paralela. Uno de los beneficios del cómputo distribuido es la utilización de hardware existente para reducir costos. La integración de la red de transputers a una red de estaciones de trabajo permite la participación de éstos en un cálculo intensivo, como lo es la multiplicación de matrices. La presente tesis tiene dos objetivos: • Integrar una red de computadoras (estaciones de trabajo) entre las que se encuentra un hipercubo de 32 transputers (T805) conectados en forma de grilla. De esta manera se obtiene una máquina paralela “global”. • Desarrollar una aplicación correspondiente al ámbito científico en la máquina paralela. La aplicación elegida fue la multiplicación de matrices. A partir del presente trabajo se podrán obtener distintas medidas de performance de la multiplicación de matrices en la máquina paralela y tiempos de comunicación requeridos para la integración de los distintos tipos de computadoras.-
dc.descriptionTesis digitalizada en SEDICI gracias a la colaboración de la Biblioteca de la Facultad de Informática.-
dc.descriptionFacultad de Informática-
dc.formatapplication/pdf-
dc.format102 p.-
dc.languagespa-
dc.rightsinfo:eu-repo/semantics/openAccess-
dc.rightshttp://creativecommons.org/licenses/by/4.0/-
dc.rightsCreative Commons Attribution 4.0 International (CC BY 4.0)-
dc.sourcereponame:SEDICI (UNLP)-
dc.sourceinstname:Universidad Nacional de La Plata-
dc.sourceinstacron:UNLP-
dc.source.urihttp://sedici.unlp.edu.ar/handle/10915/3867-
dc.source.urihttp://hdl.handle.net/10915/3867-
dc.subjectCiencias Informáticas-
dc.subjectalgoritmos paralelos-
dc.subjectDistributed networks-
dc.titleProcesamiento paralelo : Cómputo paralelo en una arquitectura heterogénea-
dc.typeinfo:eu-repo/semantics/bachelorThesis-
dc.typeinfo:eu-repo/semantics/acceptedVersion-
dc.typeTesis de grado-
dc.typeinfo:ar-repo/semantics/tesisDeGrado-
Aparece en las colecciones: Universidad Nacional de la Plata. SEDICI

Ficheros en este ítem:
No hay ficheros asociados a este ítem.