Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.provenanceComisión de Investigaciones Científicas-
dc.contributorJaquenod, Guillermo A.-
dc.contributorVillagarcía Wanza, Horacio Alfredo-
dc.contributorBria, Oscar N.-
dc.contributorDe Giusti, Marisa Raquel-
dc.creatorJaquenod, Guillermo A.-
dc.creatorVillagarcía Wanza, Horacio Alfredo-
dc.creatorBria, Oscar N.-
dc.creatorDe Giusti, Marisa Raquel-
dc.date2003-03-
dc.date.accessioned2019-04-29T16:10:47Z-
dc.date.available2019-04-29T16:10:47Z-
dc.date.issued2003-03-
dc.identifierhttp://digital.cic.gba.gob.ar/handle/11746/3558-
dc.identifierDocumento completo-
dc.identifier.urihttp://rodna.bn.gov.ar:8080/jspui/handle/bnmm/311038-
dc.descriptionThe availability of high-density field configurable devices provides the opportunity for designing highly integrated solutions (SOPC: System On a Programmable Chip).\nAmong the SOPC solutions, a case is the integration of an embedded single processor equipped with a multitasking operating system. As an alternative to a single processor the embedding of various processors on a chip, even heterogeneous and with multitasking capacity, may be considered.\nA distinctive characteristic of a SOPC device is that the tasks to be performed are well known before the design starts. That feature is opposed to the traditional multiprocessing and multitasking systems in which general purpose applications are adopted during design. The benefit of this knowledge is that hardware as well as software can be adapted to fit the application’s requirements.\nThis paper presents the hardware modifications performed on an microcontroller embedded core, to allow its inclusion as a multitasking device in a “multiprocessor on a chip”, through the addition of a hardware task manager (scheduler) and communication channels among processors.-
dc.descriptionLa disponibilidad de dispositivos de Lógica Programable de alta densidad de integración permite buscar soluciones integradas en un dispositivo SOPC (System On a Programmable Chip).\nUn tema de creciente interés son los procesadores empotrados, siendo usual un único procesador y un sistema operativo con capacidad de multitarea.\nSin embargo, debe considerarse como alternativa insertar varios procesadores, no necesariamente idénticos, que pueden a su vez atender varias tareas. En un SOPC, como diferencia fundamental con los casos tradicionales de multiprocesamiento y multitarea, las tareas a realizar son conocidas antes de comenzar el diseño, por lo tanto hardware como software se pueden configurar a medida de la aplicación, combinando la velocidad propia del primero, con la versatilidad del segundo.\nEste artículo describe las modificaciones de hardware realizadas al núcleo IP (Intellectual Property) de un procesador, de modo de permitir la inclusión de un administrador de tareas por hardware y de canales de comunicación interprocesadores.-
dc.formatapplication/pdf-
dc.format7 p.-
dc.languageeng-
dc.rightsinfo:eu-repo/semantics/openAccess-
dc.rightsAttribution 4.0 International (BY 4.0)-
dc.sourcereponame:CIC Digital (CICBA)-
dc.sourceinstname:Comisión de Investigaciones Científicas de la Provincia de Buenos Aires-
dc.sourceinstacron:CICBA-
dc.source.urihttp://digital.cic.gba.gob.ar/handle/11746/3558-
dc.source.uriDocumento completo-
dc.subjectIngeniería de Sistemas y Comunicaciones-
dc.titleAdapting an IP MC6805 core for multiprocessing and multitasking-
dc.typeinfo:eu-repo/semantics/conferenceObject-
dc.typeinfo:eu-repo/semantics/publishedVersion-
dc.typeinfo:ar-repo/semantics/documentoDeConferencia-
Aparece en las colecciones: Comisión de Investigaciones Científicas de la Prov. de Buenos Aires

Ficheros en este ítem:
No hay ficheros asociados a este ítem.