Nueva búsqueda Filtrar búsqueda

Filtros actuales:




Resultados 1-6 de 6.
  • Anterior
  • 1
  • Siguiente
Resultados por ítem:
Fecha de publicaciónTítulo???itemlist.dc.creator.*??????itemlist.dc.provenance???
2001Towards a field configurable non-homogeneous multiprocessors architectureJaquenod, Guillermo A.; Villagarcía Wanza, Horacio Alfredo; De Giusti, Marisa RaquelUniversidad de Buenos Aires. Facultad de Ciencias Económicas
abr-2015Arquitectura y Algoritmos Paralelos en HPC: Tendencias ActualesNaiouf, Marcelo; Chichizola, Franco; De Giusti, Laura; Montezanti, Diego; Rucci, Enzo; Frati, Emmanuel; Pousa, Adrián; Leibovich, Fabiana; Rodríguez, Ismael Pablo; Rodríguez Eguren, Sebastián; Encinas, Diego; Villagarcía Wanza, Horacio Alfredo; Romero, Fernando; Montes de Oca, Erica; Balladini, Javier; De Giusti, Armando EduardoUniversidad de Buenos Aires. Facultad de Ciencias Económicas
abr-2004<i>High performance VLSI signal processing: Innovative architectures and algorithms</i> Volume 2 - Systems design and applicationsVillagarcía Wanza, Horacio AlfredoUniversidad de Buenos Aires. Facultad de Ciencias Económicas
oct-2001Adaptación del núcleo IP de un procesador tipo MC6805 para operar en un ambiente multiprocesador y multitareaJaquenod, Guillermo A.; Villagarcía Wanza, Horacio Alfredo; Bria, Oscar N.; De Giusti, Marisa RaquelUniversidad de Buenos Aires. Facultad de Ciencias Económicas
may-2002Integración de bloques IP en diseños SoCVillagarcía Wanza, Horacio Alfredo; Bria, Oscar N.Universidad de Buenos Aires. Facultad de Ciencias Económicas
oct-2010RAM Characteristics Exploration with an MVEDR ModelConsigli, Carlos Fernando; Gallego, Enrique Javier; Ramón, Hugo D.; Villagarcía Wanza, Horacio AlfredoUniversidad de Buenos Aires. Facultad de Ciencias Económicas